工学 >>> 计算机科学技术 >>> 计算机工程 >>> 计算机元器件 >>>
搜索结果: 1-15 共查到知识库 计算机元器件相关记录112条 . 查询时间(3.015 秒)
大多数现有研究忽略了室内定位系统的最佳锚节点布局问题,传统多边测量定位算法误差分析中,存在误差面积不规则、计算困难等问题,作者提出了一种实现最小定位误差的锚节点布局方法。使用几何分析和实验分析相组合的方法研究定位误差和锚节点布局之间的关系,通过几何面积关系精确计算了双锚节点定位误差,提出了一种新的误差上限估计方法,这一误差上限反映了锚节点的位置和锚节点处的误差,可以用于比较任意两个锚节点布局之间的...
Fast variants of RSA     RSA  systems       2015/8/5
We survey four variants of RSA designed to speed up RSA decryption and signing. We only consider variants that are backwards compatible in the sense that a system using one of these variants can inter...
为使单电子晶体管达到实际应用的地步,开展室温条件下相关研究成为必然。从正统理论出发,推导、计算出室温条件下单电子晶体管能否正常工作的库仑岛临界尺寸:存储器件为6.5nm,逻辑器件为1.5nm;本文还推导和计算出单电子晶体管室温下发生能量量子化效应的临界尺寸:4.7nm,并对这3种临界尺寸进行了验证和分析。另外,通过比较分析本文还得出了室温条件下,所有逻辑器件均必须考虑能量量子化效应,所有存储器件应...
现有流行病传播模型的应用范围仅限于一元故障或同构网络。为此,提出一个通用多协议标志交换(GMPLS)网络中的多元故障传播模型。将网络节点功能分为控制层和数据层,并给出故障传播阈值的计算公式。使用不同的拓扑结构进行模拟实验,结果均接近于理论值,验证了该模型的正确性。
针对线性变换中单个定点数输入与多组定点常数相乘的问题,以加/减法器、移位器和多路选择器为基本单元,提出一种可重构多常数乘法器(RMCM)生成算法。该算法分别运用局部优化和全局优化2种策略,通过计算多常数乘法器(MCM)之间的拓扑相似度,对MCM的有向无环图(DAG)进行合并,选取其中估算面积最小的DAG作为输出。实验结果表明,利用该算法生成的乘法器在面积上具有优势,可用于实现视频多标准中多组不同系...
机场场区的信息化建设滞后于飞行区和航站楼。为此,针对机场场区管理信息系统,提出面向机场场区管理的商务智能理念,设计一种应用数据挖掘技术的机场场区数据挖掘系统,分析系统各个功能模块,通过应用实例,证明该系统可有效提高机场场区信息化建设程度。
研究了在CBEA上移植MPI消息传递编程模型和标准接口的可行性,并利用IBM CELL SDK 3.0实现了一组常用的MPI编程接口。实验结果表明,该组MPI接口可满足CBEA上应用开发的数据传输性能要求,并且其性能已接近现有DMA数据传输模式。该组MPI接口为CELL应用开发人员提供了一种通用编程接口解决方案。
介绍Daihyun等设计的仲裁器物理不可克隆函数(PUF)方案,指出其不足之处。在此基础上提出一种改进方案,设计并分析基于 D触发器的仲裁器PUF,在FPGA平台上实现并测试该方案的性能。实验结果表明,改进方案在输出的0, 1平衡性方面优于Daihyun的PUF方案。
在稳健的波束合成器中,采用对角负载的校正方法能有效克服误差影响。与传统的对角负载稳健波束合成器相比,新算法一方面综合考虑多种误差影响,建立相应数学模型;另一方面,在求解最优对角负载值时,对协方差矩阵进行了预处理,消除了部分误差影响,从而使对角负载校正方法更加有效。计算机仿真证明了新算法的有效性。
传统加法器在处理多操作数累加时,必须进行多次循环相加操作。针对该问题设计5操作数并行加法器及其高速进位接口。电路采用多操作数并行本位相加和底层进位级联传递的方式,在一定程度上实现多操作数间的并行操作,减少相加次数。模拟结果验证了该加法器的设计合理性,证明其能缩短累加时间、提高运算效率。
设计了一种基于Nios处理器的微距控制系统,用于实现虚拟成像设备系统视标位置的精确定位。系统采用现场 可编程门阵列(FPGA)实现对步进电机PWM的细分驱动和对光栅尺输出信号的鉴相倍频,构建了基于Nios的微距控制 系统的数字设计部分。采用Altera公司的FPGA设计工具QuartusII和嵌入式开发套件NiosIDE,将可配置的软核处理器与可编程的硬件电路集于一体,既实现了软件处理的灵活性...
布局是现代VLSI物理设计中十分关键的步骤,而模拟退火等智能算法在针对宏模块布局的平面布图规划问题中得到广泛应用。针对应用于VLSI平面布图规划的模拟退火算法进行了研究和分析,并针对布图本身特性在退火算法中采用了一种导向性的邻域构造策略来加速算法的收敛,有效地提高了平面布图规划中模拟退火算法的搜索效率。
在改进通用模加减算法的基础上,实现一种结构优化的模加减器。采用基于字的模加减法统一硬件架构,使该设计具有良好的可扩展性,可以完成素数有限域GF(p)和二进制有限域GF(2m)上任意长度操作数的模加减法运算。该设计引入流水线结构,使其工作效率提高50%~80%,可以应用于各种高性能的椭圆曲线密码协处理器设计中。
目前在拥有多遥感器的遥感卫星数据传输与处理系统中关于FIFO容量的计算还没有一种准确的计算方法。针对专用星载高速数据传输总线结构的数据传输过程,推导出了计算FIFO中可能达到的最大数据量的一种算法,为FIFO的容量选取提供了理论计算依据。仿真结果表明,推导出的计算公式对FIFO容量选取有很强的工程指导意义。与目前凭经验选取FIFO容量的方法相比,可以有效地节省芯片的存储资源。
在视频编码的运动估计运算中,全搜索结构最为主流,然而相应传统的全搜索1-D、2-D脉动结构或树形结构在计算的过程中,往往会出现I/O带宽大或计算效率低等问题。针对这些问题,提出一种新的数据流和相应的两维脉动阵列结构,利用相邻当前块搜索域的数据重合,在保证高性能的同时最大程度地减小I/O带宽。结果表明,提出的结构可以在256周期内完成一个宏块41个运动矢量计算,并且只有3个数据输入。

中国研究生教育排行榜-

正在加载...

中国学术期刊排行榜-

正在加载...

世界大学科研机构排行榜-

正在加载...

中国大学排行榜-

正在加载...

人 物-

正在加载...

课 件-

正在加载...

视听资料-

正在加载...

研招资料 -

正在加载...

知识要闻-

正在加载...

国际动态-

正在加载...

会议中心-

正在加载...

学术指南-

正在加载...

学术站点-

正在加载...